| 000 | 01687cam a2200493 i 4500 | ||
|---|---|---|---|
| 005 | 20171212141612.0 | ||
| 008 | 041203s1986 pl a f |000 0 pol c | ||
| 020 | _a8320605415 | ||
| 035 | _azz2004891617 | ||
| 039 | 9 |
_a201704060122 _bVLOAD _c201704051022 _dVLOAD _c201702221350 _dkopilwa _c201610151225 _dvpbwgd _y200412030951 _zvumk |
|
| 040 |
_aTOR U/CHMP _cTOR U/CHMP _dTOR U/AP _dŁ U/ASs _dGL 001/IFW |
||
| 099 | _ahh_89843 | ||
| 100 | 1 | _aPieńkos, Jan. | |
| 245 | 1 | 0 |
_aUkłady scalone TTL w systemach cyfrowych / _cJan Pieńkos, Janusz Turczyński. |
| 246 | 3 | _aUkłady scalone Transistor-Transistor Logic w systemach cyfrowych | |
| 250 | _aWyd. 3 zm. | ||
| 260 |
_aWarszawa : _bWydawnictwa Komunikacji i Łączności, _c1986. |
||
| 300 |
_a764, [2] s. : _bil. ; _c25 cm. |
||
| 504 | _aBibliogr. przy rozdz. | ||
| 650 | _aElektronika cyfrowa. | ||
| 650 | _aUkłady scalone. | ||
| 700 | 1 | _aTurczyński, Janusz. | |
| 710 | 2 |
_aWydawnictwa Komunikacji i Łączności. _4pbl |
|
| 856 | 4 | 8 |
_3Okładka _uhttp://www.nukat.edu.pl/nukat/icov/GD015/zz2004891617.jpg |
| 920 | _a83-206-0541-5 | ||
| 953 | _aKR_93 | ||
| 956 | _aKR_119 | ||
| 958 | _aLUBL_58 | ||
| 959 | _aLUBL_64 | ||
| 960 | _aGD_101 GD_U | ||
| 961 | _aWA_310 WA_M | ||
| 962 | _aKR_U | ||
| 966 | _aPOZN_31 POZN_U | ||
| 968 | _aTOR_U | ||
| 970 | _aWA_727 WA_U | ||
| 971 | _aL_30 L_U | ||
| 973 | _aGL_001 KAT_U | ||
| 974 | _aWR_16 | ||
| 978 | _aOLSZT_003 | ||
| 979 | _aBSTOK_U | ||
| 980 | _aSZCZ_ZUT | ||
| 982 | _aBYDG_22 | ||
| 999 |
_aVIRTUA40 m _c10336 _d10336 |
||
| 999 | _aVTLSSORT0080*0200*0350*0400*0990*1000*2450*2460*2500*2600*3000*5040*6500*6501*7000*9200*9350*9520*9530*9580*9590*9600*9680*9700*9710*9730*9740*9780*9991 | ||